CMOS整合邏輯門的多餘輸入端如何處理

2021-03-04 00:00:17 字數 2785 閱讀 4226

1樓:

1、cmos 整合邏輯門的多餘輸入端必須接到固定電壓上(高,低電平都可以),不允許懸空。

2、懸空的cmos輸入端將會由於干擾而產生功耗的大幅上公升。並影響正常使用邏輯閘電路的工作。

***s閘電路的多餘輸入端一般如何處理

2樓:陳堅道

對於多餘的輸入端頭要根據電路的功能分別處置。

與門和與非門:多餘端應接高電平。

或門和或非門:多餘端應接低電平。

如果電路的工作速度不高,功耗也不需要特別考慮的,也可將多餘端與使用端並接。

3樓:匿名使用者

與門和與非門:多餘端應接高電平。

或門和或非門:多餘端應接低電平。

cmos和ttl整合閘電路多餘輸入端如何處理

4樓:匿名使用者

輸入接高或者接地,一般要求輸出不能為高電平

5樓:匿名使用者

與門,接高電平(電源正極),或門,接低電平(接地)

cmos和ttl整合閘電路多餘輸入端怎麼處理

6樓:響亮創新者

cmos和ttl整合閘電路多餘輸抄入端的襲處理應該以不影響電路正常工作為原則。

ttl整合閘電路大都應該接高電平(極少數接地,如與或非門)。

cmos整合閘電路,與門、與非門應該接高電平;或門和或非門應該接地電平。

滿意請採納。

如何處理cmos或非門多餘輸入端,為什麼

7樓:萬能導師

對於ttl和非閘電路,只要電路的輸入端有低電平輸入,輸出就高電平,只有當輸入端都是高電平時,輸出才低電平。根據其邏輯功能。當輸入端子外接大功率時,不影響其邏輯功能。

根據這一特點,應採取以下四種方法:

1.將多餘的輸入端連線到高電平,即通過限流電阻與電源連線。

2.根據ttl閘電路的輸入特性,當外部電阻較大時。輸入電壓高。這允許您掛起相當於外部高層的額外輸入。

3、通過接地電阻大,這也相當於輸入端子外部的高電平

4.當ttl閘電路工作速度不高時,訊號源具有較強的驅動能力,額外的輸入端子可與正在使用的輸入端子併聯使用。

擴充套件資料:

扇入係數ni:閘電路允許輸入的個數,稱為閘電路的扇入係數。

一般ni≤5且不大於8。在實際應用中,如果要求柵極電路的輸入端子數超過其風機輸入係數,可以使用擴充套件器或擴充套件器來增加輸入端子數,或者採用分層實現的方法。

典型柵電路的扇入係數為nor為4,nand為6。在實際應用中,如果要求閘電路的輸入端子數較小,且要求其風機輸入係數較小,則可根據閘電路的邏輯功能,將額外的輸入端子連線到高電平或低電平。

柵極電路輸入端子的增加會增加mos管串聯的總等效電阻,使輸出電壓偏離電源電壓或地平面。

8樓:利婭

1、與門和與非門電

路:由於與閘電路的邏輯功能是輸入訊號只要有低電平,輸出訊號就為低電平,只有全部為高電平時,輸出端才為高電平。而與非門電路的邏輯功能是輸入訊號只要有低電平,輸出訊號就是高電平,只有當輸入訊號全部為高電平時,輸出訊號才是低電平。

所以某輸入端輸入電平為高電平時,對電路的邏輯功能並無影響,即其它使用的輸入端與輸出端之間仍具有與或者與非邏輯功能。這樣對於cmos與門、與非門電路的多餘輸入端就應採用高電平,即可通過限流電阻(500ω)接電源。

2、或門、或非門電路:或閘電路的邏輯功能是輸入訊號只要有高電平輸出訊號就為高電平,只有輸入訊號全部為低電平時,輸出訊號才為低電平。而或非門電路的邏輯功能是輸入訊號只要有高電平,輸出訊號就是低電平,只有當輸入訊號全部是低電平時輸出訊號才是高電平。

這樣當或門或者或非門電路某輸入端的輸入訊號為低電平時並不影響閘電路的邏輯功能。所以或門和或非門電路多餘輸入端的處理方法應是將多餘輸入端接低電平,即通過限流電阻(500ω)接地。

因為cmos 閘電路一般是由mos管構成,由於mos管的柵極和其它各極間有絕緣層相隔,在直流狀態下,柵極無電流,所以靜態時柵極不取電流,輸入電平與外接電阻無關。由於mos管在電路中是一壓控元件,基於這一特點,輸入端訊號易受外界干擾,所以在使用cmos閘電路時輸入端特別注意不能懸空。

9樓:匿名使用者

接低電平,這樣不影響其它輸入,不接也不行,其電容可以累積一定的電荷使其變成高電平。

對於cmos或非門,多餘的輸入端應如何處理( ) a.懸空 b.接地 c.接電源 d.接10k電阻到電源

10樓:匿名使用者

選b,接地。

cmos輸入端不允許懸空,對或非門來說,是先或後非,在也就是先是或門,或門的空置輸入端必需接地,如果接高,或後始終為1,再非後一直是0了。

11樓:匿名使用者

b和d,根據電路邏輯要求。

cmos與非門的多餘輸入端可以懸空處理嗎?

12樓:萬寶全書缺壹頁

一般情況下建議:

1、與門空腳接高電平

2、或門空腳接低電平

不建議懸空,會傳入干擾

13樓:匿名使用者

多餘 的閘電路的輸入端,接地或者vcc,一般都是接地,如果內部有上拉或者下拉,可以忽略

14樓:匿名使用者

d. 因為根據與非門的真值表,只要有乙個輸入端為低電平,輸出即為低電平,從而直接影響輸出結果。而接高電平不會,其輸出結果至於敏感的輸入有關。

邏輯門輸入端接電阻接地後,他是高電平還是低電平

ttl邏輯門輸入 bai端通過小電du 阻入地,相當於接低電平 zhi通過大電阻dao入地,相當於接高電平 回 如果接在vcc上,無答論是直接相連 通過小電阻 通過大電阻,都是輸入的高電平 大電阻指的是大於 開門電阻 小電阻指的是小於 關門電阻 ttl輸入端是內部三極體發射極,其內部有基極上拉電阻,...

邏輯電路與非邏輯電路的區別 它們都是積體電路嗎

用數字bai訊號完成對數字量進行算術 du運算和zhi 邏輯運算的電路稱為數dao字電路。版 由於它具有邏輯運權算和邏輯處理功能,所以又稱數字邏輯電路。數位電路和邏輯電路應該是一樣的概念,只是數位電路是相對於模擬電路的說法 邏輯電路可以有高電平 低電平 高阻態三態 積體電路定義較廣,可以是數字和模擬...

試用兩輸入與非門設計3輸入的組合邏輯電路

你要求兩輸入端的與非門,就得用三 個 級電路,前兩個表決,最後乙個反相就行。邏輯一樣。用乙個三輸入的和乙個單輸入的與非門就簡單的多。用2輸入與非門設計乙個3輸入的組合邏輯電路。當輸入的二進位製碼小於3時,輸出為0 輸入大於等於3時,輸出1 根據要求分 bai別設a b c 三個輸入代 du表二進位制...