數字邏輯電路方面的問題,求大神解答

2021-03-03 22:41:48 字數 1543 閱讀 4277

1樓:匿名使用者

74ls38是一般4x2輸入與非門,根本無法做出解碼器功能。

關於數字邏輯電路的疑問,求教大神

2樓:陽光沒有眼睛

注意輸入是低電平有效!!!!!中間肯定是不接觸的,右邊輸出加到左邊。s=1,r=1 s反=0 r反=0 所以右邊那個他輸出1 所以a=1 同樣b=1;第乙個問題解決

s=1 r=0 q=0;b門輸出1,a門 r反=1,所以輸出0;不是說強調b門。。。。是因為人們約定以觸發器q端的狀態為觸發器的狀態,即當q=1為1態;相反為0態。它是把輸出端那樣標了q q反。。

你完全可以換,,但是按照人們通常就是前面q後面q反。輸出的兩個狀態肯定相反。。

至於q q反這是規定。q=0 那q反就是1 不要糾結。

關於d***(數字邏輯電路)的幾個問題,求老師大神指導~ 5

3樓:六劍斷水

這個順序是格雷碼的順序。減少開關週期次數應該是要減少wrong code發生。

個人理解~~ 我也在找這道題的答案

4樓:藝術人聲

時隔多年,題主你現在是否解決了這個問題

數字邏輯電路問題,題目如下圖

5樓:匿名使用者

你這不是最簡式,最簡與或表示式應該是每項變數最少,相或量最少,此題可以吸收律進一步化簡成;

f=ab+bc

數字邏輯電路考題,求大神幫忙

6樓:匿名使用者

注意輸入是低bai電平有效!du

!!!!中間肯定是不接觸的,右zhi邊輸出加dao到左邊。s=1,r=1s反=0r反=0所以專

屬右邊那個他輸出1所以a=1同樣b=1;第乙個問題解決s=1r=0q=0;b門輸出1,a門r反=1,所以輸出0;不是說強調b門。。。。是因為人們約定以觸發器q端的狀態為觸發器的狀態,即當q=1為1態;相反為0態。它是把輸出端那樣標了**反。。

你完全可以換,,但是按照人們通常就是前面q後面q反。輸出的兩個狀態肯定相反。。至於**反這是規定。

q=0那q反就是1不要糾結。

求解數字邏輯電路問題

7樓:匿名使用者

f=bc'+a'c'd'+ac'd+a'b'cd+ab'cd'

=bc'+b'c(a'd+ad')+c'(a'd'+ad)=bc'+b'c(a⊕

d)+c'(a⊙d)

=c'(b+a⊙d)+b'c(a⊕d)

=c'[b+(a⊕d)']+b'c(a⊕d)=bc' + b'c(a⊕d) + c'(a⊕d)' //: x=a⊕d

=bc' + b'cx + c'x'

當a=d時x=0 : f = bc'+c' = c'

當a不等於d時,x=1 : f =b⊕c

請再檢查一遍。

數字邏輯電路問題,如下圖,數字邏輯電路問題,題目如下圖

74151和74ls151都是8選1資料選擇器,用資料選擇器實現邏輯函式,這是最簡單的題,課本上就有例題。74ls85是4位數值比較器,10位資料補充兩位0,當12位來比較,從高向低 數字邏輯電路問題,題目如下圖 你這不是最簡式,最簡與或表示式應該是每項變數最少,相或量最少,此題可以吸收律進一步化簡...

數位電路邏輯的問題,數字邏輯電路分為哪兩大類

q1n 1 q1n q2n 1 q1n q2n 狀態轉換表 00 11 10 01 00 減法計數。數字邏輯電路分為哪兩大類?按照功能可以分為兩類,一類是 組合邏輯電路,另一類是 時序邏輯電路 組合邏輯電路 是具有一組輸出和一組輸入的非記憶性邏輯電路,它的基本特點 是任何時刻的輸出訊號狀態僅取決於該...

數位電路關於時序電路的問題有圖求大神

你說的對,數電bai最基du本的時序電路,可zhi以用卡諾圖dao求得。雖然看不太懂你所專問的問題。不屬過跟你說,數電這門課程,學到後期卡諾圖和狀態轉換表可以全部拋棄,因為已經深植與你的腦海中。現在書上給你乙個輸出訊號的描述,就是為了方便你更容易理解卡諾圖 狀態圖云云。注意你面對的是時序邏輯電路,而...